

已閱讀1頁,還剩64頁未讀, 繼續(xù)免費閱讀
版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、隨著高速數字電路和高集成度芯片技術的飛速發(fā)展,電路中的電磁兼容問題愈來愈受到關注。而實際中系統信號頻率的越來越高,作為集成電路系統中信號互連線的多導體傳輸線,其時域響應分析成了保證高速電子信息系統正常工作的必須環(huán)節(jié)。在現代的高速電路設計中,經常會出現一些互連的問題如延遲、反射、衰減、散射、串擾、地彈等,即使是傳輸很短的一段距離,這些效應也可能會導致顯著的脈沖畸變。傳統的設計方法是進行軟件仿真,得出結果,并依據個人經驗進行互連結構的設計。
2、這樣做的缺點是仿真的頻帶很窄,而且準確性不高,因此不適合如今科技發(fā)展的需要。而FDTD方法可以通過一次模擬就得出全部時域的所有響應,并擁有很高的準確性,因此發(fā)展這種方法對與互連結構的設計有著重要的意義。 本文首先介紹了FDTD的基礎理論,并對應用FDTD進行電磁建模中的一些關鍵技術進行了介紹。其次對信號完整性的經典理論進行了分析,提出了一種以FDTD來分析多導體互連結構串擾噪聲的方法。最后以此為基礎計算了平行和非平行互連結構中無
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 高速電路信號完整性FDTD法研究.pdf
- 基于Cadence的信號完整性研究.pdf
- 高速電路信號完整性與電源完整性研究.pdf
- 信號完整性與電源完整性的研究與仿真.pdf
- 基于信號完整性分析的高速數字PCB設計方法.pdf
- 基于HFSS的高速PCB信號完整性研究.pdf
- 信號完整性分析
- 高速數字電路信號完整性和電源完整性的研究.pdf
- 基于信號完整性分析的視頻監(jiān)控.pdf
- 板級信號完整性、電源完整性和電磁干擾研究.pdf
- 高速高密度PCB信號完整性與電源完整性研究.pdf
- 高速PCB的信號完整性、電源完整性和電磁兼容性研究.pdf
- 基于Hyperlynx的PCB板信號完整性分析.pdf
- 基于工藝波動的互連信號完整性分析.pdf
- 高速電路PCB的信號完整性和電源完整性仿真分析.pdf
- 用于信號完整性的IBIS建模與仿真方法研究.pdf
- 基于模型降階的信號完整性分析.pdf
- 高速電路的信號完整性分析.pdf
- 基于DDR3數據的信號完整性分析.pdf
- 基于DSP視頻解碼系統的信號完整性分析.pdf
評論
0/150
提交評論