

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、隨著信息數字化社會的發(fā)展,數字電視產業(yè)已經成為信息產業(yè)的焦點之一。在模擬信號電視向高清晰度數字信號電視的轉換過程中,電視機頂盒、數字電視一體機以及USB“密鑰”棒的需求量日益劇增。作為數字電視信道接收解調系統(tǒng)中的關鍵模塊,模數轉換器(ADC)承擔著將射頻調諧器輸出的零中頻或IF信號量化為數字信號的重要任務,這要求模數轉換器具有高采樣速率、高分辨率、大無雜散動態(tài)范圍和良好的信噪比等。 本文基于SMIC0.18μm1P6M CMOS
2、工藝,設計出一款應用于DMB-T/H標準地面數字電視信道解調芯片中的10bit55Msps流水式模數轉換器。本文模數轉換器使用3.3V/1.8V工作電壓,采用前八級1.5bit最后一級2bit的九級流水結構,由兩組六相不交疊時鐘控制各級流水線的交替工作。另外,在S/H和MDAC電路中,使用了帶開關電容共模反饋的增益自舉折疊共源共柵運算放大器,此運放具有很高的增益和帶寬;在子ADC中,采用開關電容式預放大動態(tài)鎖存比較器,既有很快的比較速度
3、又能有效地消除失調電壓;在外圍數字電路中,使用對時鐘偏差不敏感的C2MOS主從邊沿觸發(fā)器作為基本延時單元,用級聯(lián)的1bit全加器完成0.5bit冗余位的數字校正。同時本文還完成了柵壓自舉開關、子DAC、時鐘產生電路、基準電流分配電路和各種驅動緩沖電路的設計。 本文著重進行了晶體管級的電路設計和仿真,使用Cadence Spectre仿真器對ADC模塊單元和系統(tǒng)電路進行模擬,并在Matlab工具中對仿真結果做FFT功率頻譜分析。仿
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 12bit 60Msps流水線ADC芯片設計與驗證.pdf
- 流水線型10-bit高速ADC芯片設計.pdf
- 地面數字電視接收芯片中信道估計的設計與實現(xiàn).pdf
- 地面數字電視接收芯片中的初始解調模塊的設計和實現(xiàn).pdf
- 數字電視解調芯片關鍵技術研究.pdf
- 14bit 250MSPS流水線ADC中數字校準的研究與實現(xiàn).pdf
- 適用于10bit 100MSPS流水線ADC的sub-ADC的研究與設計.pdf
- 衛(wèi)星數字電視信道解調及信源解碼的技術研究與芯片設計.pdf
- 衛(wèi)星數字電視調諧芯片中寬帶VCO設計.pdf
- 有線數字電視信道接收芯片的實現(xiàn)研究.pdf
- A 10-bit 30MSps Pipelined ADC.pdf
- 全模式國標數字電視解調芯片研究與設計.pdf
- 16bit 100MSPS流水線ADC中MDAC的設計.pdf
- 低電壓低功耗10bit 30MSPS流水線型ADC的設計.pdf
- 14bit 250MSPS流水線ADC關鍵電路設計研究.pdf
- 12bit 200MSPS時間交織流水線ADC研究與設計.pdf
- 基于0.18μmcmos工藝12bit100msps流水線adc設計
- 數字電視解調芯片若干關鍵技術及其應用研究.pdf
- 10位100MSps流水線ADC的研究實現(xiàn).pdf
- 16bit 100MSPS流水線ADC中關鍵模塊的設計.pdf
評論
0/150
提交評論