32通道數(shù)據(jù)采集系統(tǒng)的設計與實現(xiàn).pdf_第1頁
已閱讀1頁,還剩73頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

1、數(shù)據(jù)采集系統(tǒng)廣泛地應用于科學研究、工業(yè)生產(chǎn)、日常生活等各個方面。在實際應用中,通常需要對多組傳感器的輸出信號進行采集。同時,傳感器輸出信號的類型、頻率、大小又各有差異,這就使只有單通道的數(shù)據(jù)采集系統(tǒng)不再適用。
  本論文主要研究內(nèi)容是32通道數(shù)據(jù)采集系統(tǒng)的設計與實現(xiàn)。設計中采用Altera公司的Cyclone III系列芯片EP3C5E144C8作為核心控制器,其具有運行速度快、使用靈活、適合高速信號處理等優(yōu)點;采用Cypress

2、公司的Cy7c68013A作為USB接口芯片,其具有使用方便、支持熱拔插、方便擴展、速度快等優(yōu)點。系統(tǒng)總體方案是利用FPGA產(chǎn)生核心控制時序,將32路信號分時切換至ADC進行轉換,然后將轉換后的數(shù)據(jù)通過FPGA傳輸至處于Slave FIFO模式下的USB控制芯片,繼而傳輸至計算機進行處理,最終實現(xiàn)數(shù)據(jù)的繪圖、保存及顯示。本文主要內(nèi)容包括以下幾個方面:
  首先,本文簡要回顧了數(shù)據(jù)采集系統(tǒng)的發(fā)展歷程,介紹了數(shù)據(jù)采集系統(tǒng)的結構形式、主

3、要功能以及硬件的組成部分,并給出了本數(shù)據(jù)采集系統(tǒng)的總體方案。
  其次,詳細介紹了以 FPGA芯片為控制核心,USB控制芯片為接口的數(shù)據(jù)采集系統(tǒng)的硬件電路設計,包括模擬放大電路、電源電路、通道選擇電路、時鐘電路、復位電路、A/D轉換電路、USB接口電路、FPGA配置電路等,給出了相應電路原理圖,并在此基礎上完成了PCB圖的設計。
  再次,從三個部分詳細介紹了系統(tǒng)的軟件程序設計。第一部分是基于FPGA的邏輯程序設計,包括分頻

4、模塊、AD控制模塊、通道切換模塊、FIFO模塊、USB控制模塊以及參數(shù)設置模塊,并給出了相應仿真結果;第二部分是USB固件程序以及驅動程序設計,介紹了固件程序的設計流程,給出了主要的配置代碼,在Slave FIFO模式下實現(xiàn)了使用端點2和端點6來批量傳輸數(shù)據(jù);第三部分是基于 MFC的系統(tǒng)應用程序設計,給出了主要的配置代碼,應用程序可以實現(xiàn)數(shù)據(jù)采集的開始、停止、波形顯示等功能。
  最后,對系統(tǒng)的硬件電路和應用程序進行了測試,介紹了

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論