CMOS模擬運算放大器的設計重用.pdf_第1頁
已閱讀1頁,還剩58頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、目前,在集成電路和系統的設計中基于IP核的設計已得到廣泛應用。IP核通常被分為硬核、軟核和固核。對數字電路,三種類型的IP核都已得到廣泛應用。但對于模擬電路,由于其設計自動化水平較低,所以當前廣泛應用的只有硬核,即經工藝流片驗證通過的設計版圖。這只有當該IP核的各種性能參數要求與設計者的應用需求完全匹配時才可行,否則,就無法利用這樣的硬核。
  為了實現模擬電路更廣泛意義上的基于IP的設計,需要研究當應用需求或工藝條件發(fā)生變化時,

2、如何從已完成的一個具體電路設計出發(fā),通過設計參數的改變,即resizing,盡快得到新的設計。本文研究的即是如何將一個在某一工藝線上已設計好的電路模塊,在保持主要性能指標基本不變的要求下,通過resizing移植到新的工藝。
  文章的主要工作是提出了運算放大器電路設計重用的一種新方法。與文獻中已有的工作類似,方法的基本思想是設法匹配移植前后電路的工作電流和部分MOS管的小信號跨導gm、輸出電導gds,從而保證關鍵的電路性能指標不

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論