眾核處理器的并行編程模型性能分析與優(yōu)化.pdf_第1頁
已閱讀1頁,還剩58頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、隨著集成電路制造工藝的進步和需求推動,單片處理器包含的內核數量將呈現持續(xù)增長趨勢,未來處理器芯片將集成上百乃至上千或者更多的處理器核,這類處理器通常被稱為眾核(Many-core)處理器。盡管并行編程、編譯技術及并行編程模型經歷了幾十年的發(fā)展歷程,但與硬件技術快速發(fā)展相比,軟件技術進展遲緩。眾核技術的快速發(fā)展,給并行應用的開發(fā)、并行編程模型、編譯技術研究提出嚴峻挑戰(zhàn)。一方面,眾核并行編程難度大。與傳統(tǒng)串行程序相比,針對眾核處理器并行編程

2、不僅需要考慮模塊劃分、邏輯結構和程序控制,而且需要考慮數據劃分、線程同步、數據共享等一系列問題。在串行程序設計尚存在很多問題和挑戰(zhàn)的情況下,實現針對眾核處理器的高效并行編程將更加困難。因此,通過對現有并行編程模型在眾核系統(tǒng)上進行性能分析,減少串行應用向眾核系統(tǒng)并行程序轉化的復雜度,能夠實現眾核系統(tǒng)的最大化并行性。另一方面,在眾核系統(tǒng)上進行性能調優(yōu)困難。隨著處理器技術的不斷發(fā)展,眾核處理器片內核規(guī)模數日益龐大,如何確保應用程序性能和資源優(yōu)

3、化利用面臨越來越多的挑戰(zhàn)。特別是,基于異構眾核的新型計算機系統(tǒng),其結構更為復雜,當出現性能問題時,難以快速地定位問題并進行調優(yōu)。此外,由于異構眾核設計的特殊性,通過將大量硬件資源顯式地交由軟件管理,使得系統(tǒng)的性能更加依賴于軟件實現技術。因此,如果不考慮眾核處理器系統(tǒng)的特點,直接將傳統(tǒng)優(yōu)化方法應用到眾核處理器系統(tǒng)中,勢必會造成眾核處理器的性能優(yōu)勢不能得到充分發(fā)揮,最終嚴重影響應用程序的執(zhí)行效率。
  本文圍繞眾核系統(tǒng)結構并行編程模型

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論