

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、?MCU的FLASH存儲器中有一個附加的128字節(jié)的扇區(qū),可用于非易失性數(shù)據(jù)存儲。然?而它較小的扇區(qū)容量使其尤其適于作為通用的非易失性臨時存儲器。盡管FLASH存儲器可以?每次寫一個字節(jié),但必須首先擦除整個扇區(qū)。若要修改一個多字節(jié)數(shù)據(jù)集中的某一個字節(jié),?數(shù)據(jù)集必須被移動到臨時存儲區(qū)域。128字節(jié)的扇區(qū)規(guī)模使數(shù)據(jù)更新更加容易,可以不浪費程?序存儲器或RAM空間。該128字節(jié)的扇區(qū)在64K字節(jié)FLASH存儲器中是雙映射的;它的地?址范圍是從
2、0x00到0x7F(見圖15.1)。為了訪問該扇區(qū),PSCTL寄存器中的SFLE位必須被設(shè)置為邏輯‘1’。該扇區(qū)不能用于存儲程序代碼。工作原理工作原理下面以AD9850為例來談一談DDS的工作原理。DDS系統(tǒng)的核心是相位累加器,每來一個時鐘脈沖,它的內(nèi)容就更新一次。在每次更新時,相位增量寄存器的相位增量M就加到相位累加器中的相位累加值上。假設(shè)相位增量寄存器的M為00...01,相位累加器的初值為00...00。這時在每個時鐘周期,相位累
3、加器都要加上00...01。如果累加器位寬n是32位,相位累加器就需要232個時鐘周期才能恢復初值(見圖2)。相位累加器的輸出作為正弦查找表的查找地址。查找表中的每個地址代表一個周期的正弦波的一個相位點,每個相位點對應一個量化振幅值。因此,這個查找表相當于一個相位/振幅變換器,它將相位累加器的相位信息映射成數(shù)字振幅信息,這個數(shù)字振幅值就作為DA變換器的輸入。例如n=32M=1這個相應的輸出正弦波頻率等于時鐘頻率除以232。如果M=2,輸
4、出頻率就增加1倍。對于一個nbit的相位累加器來說,就有2n個可能的相位點,相位增量寄存器中控制字M就是在每個時鐘周期被加到相位累加器上的值。假設(shè)時鐘頻率為fc,那么輸出正弦波的頻率就為:f0=Mfc2n這就是DDS的“tuningequation”。這個系統(tǒng)的分辨率達fc2n,如果n=32,分辨率比40億分之一還要好,在一個實際應用的DDS系統(tǒng)里,相位累加器的所有輸出位并沒有全部送到查找表,一般只取高K位(AD9850就只取高13到1
5、5位),于是既減少了查找表的規(guī)模,又不影響系統(tǒng)的頻率分辨率。這個相位輸出給最后的輸出只帶來小到可以接受的相位噪聲。相位噪聲基本上來源于參考時鐘。在DDS系統(tǒng)中,最重要的是對帶寬和頻率純度之間的折中。如果時鐘頻率降低,則Nyquist頻率下降,帶寬減小,同時DA變換器的分辨率提高,這樣就可以得到更高的頻率純度。所以,對DDS輸出頻率分頻就可以減小帶寬并且提高頻譜純度。模擬信號頻譜純度主要取決于DA變換器的性能。上述基本DDS系統(tǒng)是相當靈活
6、的。而且擁有高分辨率。它可以通過相位累加器來同時相位即一級(PRC)、二級、三級的定時源。Clockstar由GPSGLONASS接收機、基準盤、輸入盤、合成盤、時鐘分配盤以及測量盤組成。其中合成盤的主要任務是產(chǎn)生同步時鐘,它以輸入盤輸出的秒脈沖為參考,以基準盤提供的10MHz信號作為時鐘,同時測量時鐘頻率和兩秒脈沖的相位,再根據(jù)測量值修正DDS的相位增量(控制字),消除輸出頻率的漂移,為分配盤和測量盤提供一個頻率穩(wěn)定的2048kHz的
7、時鐘信號。該盤傳統(tǒng)的跟蹤參考源的的功能由DDS完成。這里的DDS采用AD公司的AD9852,其相位累加器位寬是48bit,DA變換器輸出位寬是12位,分辨率達1106Hz;它以基準盤輸出的10MHz信號倍頻后的200MHz作為參考時鐘,產(chǎn)生一個高分辨率、低雜散的正弦波信號。輸入盤通過“擇優(yōu)錄用”原則從GPSGLONASS定時信號、銫原子鐘以及其他BITS或SEC傳來的定時源中選擇一個作為參考源。輸入盤的參考源分頻出一個秒脈沖,與基準盤送
8、來的10M信號分頻出來的秒脈沖進行比相,得到一個相位差,由CPU根據(jù)一定的算法不斷修正相位增量,再將此相位增量送到DDS。對DDS而言,該相位增量就是控制字。DDS以此控制字產(chǎn)生一個穩(wěn)定的頻率,從而消除輸出頻率的漂移。假如合成盤采用傳統(tǒng)的鎖相環(huán),則穩(wěn)定度小,頻率牽引范圍窄。DDS可以保持與基準盤一樣的精度(1010),頻率牽引范圍寬,從而穩(wěn)定地精確地跟蹤輸入盤的參考定時信號。結(jié)束語結(jié)束語DDS作為頻率合成技術(shù)倍受青睞,但是也存在一些問題
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的Flash存儲器測試系統(tǒng).pdf
- 用于Flash存儲器的電荷泵研究.pdf
- Flash存儲器中電荷泵的研究.pdf
- 一種應用于DSP的Flash存儲器研究與設(shè)計.pdf
- Flash存儲器總劑量效應研究.pdf
- 面向字節(jié)訪問非易失存儲器的新型文件系統(tǒng).pdf
- 延長flash存儲器使用壽命的研究
- Flash存儲器故障模型及測試方法研究.pdf
- 基于NAND Flash陣列的高速大容量圖像存儲器設(shè)計.pdf
- FLASH存儲器字線電壓發(fā)生器優(yōu)化設(shè)計.pdf
- 一種嵌入式Flash存儲器的內(nèi)建自測試電路的設(shè)計.pdf
- 用于Flash存儲器的BCH編解碼器設(shè)計與驗證.pdf
- Flash存儲器混合型地址映射算法研究.pdf
- 基于納米晶粒浮柵結(jié)構(gòu)的先進FLASH存儲器的設(shè)計與模擬.pdf
- 使用niosⅱide對flash存儲器編程的步驟啟動niosiiide。建立軟件
- Flash存儲器中的電荷泵系統(tǒng)研究與設(shè)計.pdf
- 基于Flash存儲器數(shù)據(jù)深度擦除的關(guān)鍵技術(shù)研究.pdf
- Flash存儲器中高效率位線驅(qū)動器的研究與設(shè)計.pdf
- mc9s08系列單片機flash存儲器的在線編程
- 基于Flash存儲器的嵌入式文件系統(tǒng)的研究與實現(xiàn).pdf
評論
0/150
提交評論