

已閱讀1頁,還剩84頁未讀, 繼續(xù)免費閱讀
版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、集成電路設計和制造技術的不斷發(fā)展使得數字信號處理器在通信、計算機、消費電子等領域的應用越來越廣泛。同時,數字信號處理算法不斷趨于復雜化,只依靠優(yōu)化軟件的方法已經很難提高信號處理器在某些場合下的性能。另外,日益激烈的競爭也對數字信號處理器的靈活性和開發(fā)周期提出了更高的要求。 本文提出了一種數字信號處理器的結構設計并進行了功能擴展。該處理器具有較高的靈活性,可以根據實際應用需求進行數據通路和指令集的擴展。論文按照自頂向下的設計方法,
2、首先給出了處理器內核的總體結構,在此基礎上基于可擴展的思想完成了地址產生單元、譯碼模塊和流水線控制單元的實現(xiàn),同時在解決競爭的過程中驗證了這一結構的靈活性。 在完成處理器內核設計的基礎上,本文以快速傅利葉變換電路作為擴展單元對該數字信號處理器進行了功能擴展。之后大規(guī)模的功能驗證論證了本文提出的擴展設計的可行性以及擴展單元帶來的性能優(yōu)化效果。測試結果表明,本文設計的擴展數字信號處理器在執(zhí)行快速傅利葉變換運算方面具有很高的加速比和并
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 一種16位數字信號處理器內核的研究與設計.pdf
- 數字信號處理器的設計研究.pdf
- 高性能數字信號處理器的設計與實現(xiàn).pdf
- 數字信號處理器存儲器系統(tǒng)設計.pdf
- 高速數字信號處理器及其應用.pdf
- 數字信號處理器設計與RTL設計自動化.pdf
- 嵌入式數字信號處理器研究與設計.pdf
- 16位數字信號處理器硬核設計.pdf
- 基于數字信號處理器的振動信號預處理研究與實現(xiàn).pdf
- 可重用數字信號處理器IP核的設計.pdf
- 虛擬函數信號發(fā)生器與數字信號處理器的研制.pdf
- 基于數字信號處理器的心電信號分析與處理.pdf
- 面向多核的低功耗數字信號處理器研究與設計.pdf
- 面向無線通信數字信號處理的微處理器設計.pdf
- 媒體數字信號處理器模擬器研究與實現(xiàn).pdf
- 媒體數字信號處理器IP核優(yōu)化設計研究.pdf
- 基于Zedboard的PD雷達數字信號處理器的設計與實現(xiàn).pdf
- 基于并行多處理單元的數字信號處理器設計研究.pdf
- 一種數字音樂合成與音效處理SOC設計.pdf
- 基于CPLD的光端機數字信號處理器的設計研究.pdf
評論
0/150
提交評論