USB設(shè)備控制器的硬件電路設(shè)計與實現(xiàn).pdf_第1頁
已閱讀1頁,還剩80頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、通用串行總線(Universal Seiral Bus),即USB,是一種新的總線接口技術(shù)。自從1996年USB-IF(USB實現(xiàn)者論壇)公布了USB1.0協(xié)議以來,其迅速得到發(fā)展,經(jīng)過升級到USB2.0后,因特爾等公司又于2008年11月公布了USB3.0協(xié)議。 通常USB設(shè)備控制器中的功能控制器都由一個微控制器來實現(xiàn),而在實際應(yīng)用中,USB功能控制器的功能也可以采用硬件來實現(xiàn)。雖然當(dāng)采用硬件方式來實現(xiàn)時,由于其涉及到主機對設(shè)

2、備復(fù)雜的枚舉過程,因此結(jié)構(gòu)設(shè)計來說會相對復(fù)雜,但是采用硬件電路實現(xiàn)的方式可以提高整個USB設(shè)備控制器集成度,并且加快USB設(shè)備控制器的處理速度,而且由于其不需要使用微處理器,還將大大降低實現(xiàn)的成本。 本文在基于上述分析的基礎(chǔ)上,提出了一種基于USB2.0中的全速USB設(shè)備控制器的全硬件設(shè)計的實現(xiàn)方案,通過仔細(xì)分析USB的傳輸原理和通信協(xié)議,研究USB設(shè)備控制器物理模塊的整體結(jié)構(gòu)構(gòu)成,將其分成幾個主要的模塊:收發(fā)器、協(xié)議層、數(shù)據(jù)緩

3、沖區(qū)和功能控制模塊,然后采用Top-Down的流程與模塊化的方法用Verilog HDL語言實現(xiàn)了該USB設(shè)備控制器的數(shù)字邏輯電路設(shè)計。接下來,本文還采用Modelsim仿真軟件對各個模塊的功能實現(xiàn)進(jìn)行了仿真驗證,通過對其枚舉過程響應(yīng)過程的分析,證明了其能縮短響應(yīng)的時間,提高通信速度的正確性。最后,本文采用Synplify綜合工具并對設(shè)計進(jìn)行了綜合分析,并給出了結(jié)論。 本文所設(shè)計的USB設(shè)備控制器相對于其他同類USB設(shè)備控制器而

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論