

已閱讀1頁,還剩84頁未讀, 繼續(xù)免費閱讀
版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、基于RISC架構的處理器是通用高性能處理器的一種。其架構簡潔,運行效率高,在高性能計算,嵌入式處理,多媒體應用等各個領域得到了廣泛應用。基于硬件描述語言的CPU IP核具有可以根據(jù)應用裁減,易于調試,便于集成的特點,使得處理器IP核的設計、研發(fā)和應用得到快速發(fā)展。
本文討論了處理器指令系統(tǒng)架構,研究了微處理器的數(shù)據(jù)通路,完成了處理器流水線功能的劃分,進行了處理器微體系結構設計,對設計的IP核進行了系統(tǒng)功能仿真。并將IP核下載到
2、FPGA,設計的指令編譯后放入相應存儲器,對處理器的IP進行了硬件驗證,驗證結果滿足處理器設計的功能要求。
論文設計實現(xiàn)的32位RISC處理器IP核,具有5級流水線架構,具備常用的七十一條指令。設計過程中解決了數(shù)據(jù)相關、結構相關及轉移相關等問題,并實現(xiàn)了可屏蔽的中斷系統(tǒng)。本設計體系簡潔,易于擴展,非常適合以IP核的形式應用于FPGA芯片,作為嵌入式設備的單片機或MCU來使用。本論文的流水線處理器所采用的設計方法和設計的處理器I
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 32位RISC微處理器設計研究.pdf
- 32位RISC微處理器模塊設計.pdf
- 32位RISC微處理器的設計與實現(xiàn).pdf
- 32位RISC微處理器核的設計.pdf
- 基于FPGA的32位RISC微處理器的設計與實現(xiàn).pdf
- 32位risc微處理器設計研究博士論文
- 32位RISC嵌入式微處理器設計.pdf
- 32位嵌入式RISC微處理器設計.pdf
- 32位RISC嵌入式微處理器設計研究.pdf
- 基于fpga risc 結構8位微處理器的設計與仿真
- 8位risc微處理器設計與仿真
- 8位RISC微處理器的設計.pdf
- 基于RISC的32位微處理器關鍵技術的研究與實現(xiàn).pdf
- 基于RISC的微處理器研究與設計.pdf
- 基于RISC體系結構的處理器設計與RTL級實現(xiàn).pdf
- 基于FPGA的32位RISC處理器設計與實現(xiàn).pdf
- 基于FPGA RISC 結構8位微處理器的設計與仿真論文二稿.docx
- 32位RISC處理器研究及實現(xiàn).pdf
- 基于FPGA RISC 結構8位微處理器的設計與仿真論文三稿.docx
- 16位RISC微處理器在FPGA上的設計與實現(xiàn).pdf
評論
0/150
提交評論