帶通sigmA-delta調制器的研究與設計.pdf_第1頁
已閱讀1頁,還剩87頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、微電子領域廣泛而深入的研究不斷推動射頻接收機向單片集成的方向發(fā)展。最終的目標是使其變成尺寸小,成本低,功耗低的通信設備,然而單片實現的目標導致了零中頻結構和其它結構的產生,但是許多問題又限制了它們的應用,從而使人們轉向了能用較多數字電路實現的數字中頻結構。這種結構的關鍵模塊就是帶通sigma-delta調制器,本文從調制器的基本理論出發(fā),系統地研究了帶通調制器的設計方法。包括:結構、諧振器和電路模塊。同時設計一種低電壓、低功耗帶通sig

2、ma-delta調制器。本文基于0.18μmCMOS工藝對一種四階帶通sigma-Delta調制器進行了分析與設計。
  作為帶通sigma-delta調制器的設計基礎,詳細闡述了NyquistADC、過采樣ADC和sigma-delta調制器的工作原理及量化噪聲特性;在了解低通sigma-delta調制器的基礎上,進一步研究了帶通sigma-delta調制器設計方法;具體工作如下:
  首先,本文介紹了帶通sigma-de

3、lta調制器的原理和結構,確定了設計方案,即:一位四階單環(huán)雙路反饋結構,并在MATLAB/SIMULINK環(huán)境下對該方案進行了行為級驗證。仿真結果表明:峰值信噪比可以達到91.5dB時,能夠滿足設計要求。同時給出了基于此電路系統的關鍵模塊的性能指標,為設計后期電路提供了依據。
  其次,根據行為級建模提供的參數,在virtuoso平臺上設計了四階帶通sigma-delta調制器,包括運算放大器、雙延遲型諧振器、一位量化器,一位延遲

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論