新型數字接收機采集信號處理單元的硬件實現.pdf_第1頁
已閱讀1頁,還剩71頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、在無線通信領域,由于軟件無線電技術的提出,接收機由傳統(tǒng)的模擬接收逐步轉向數字化,基于后續(xù)數字信號處理的數字接收機大大提高了接收性能,接收機的性能不再受限于模擬器件。隨著通信技術的發(fā)展,信號的接收和處理朝著大帶寬高速率的方向發(fā)展。
  本文結合項目實際需求著重研究數字接收機采集信號處理單元的硬件實現。首先從數字接收機的整體結構出發(fā),介紹接收機各組成模塊及相應功能,描述直接采樣接收和超外差式變頻接收前端的具體電路設計,并在此基礎上提出

2、接收機采集信號處理單元的總體設計方案。采集單元選用兩片高速模數轉換芯片(ADC),提供兩通道200MHz16bit高速采樣,信號處理單元以兩片Virtex-6系列FPGA和兩片高性能DSP為處理器,配以高速大容量DDR2存儲器以及GTX、RapidIO等高速信號接口,共同組成高速采集處理存儲系統(tǒng)。
  其次,針對采集信號處理單元的各主要功能模塊進行具體的硬件設計。論文重點描述了高速ADC、高性能FPGA和DSP、芯片間高速互聯、D

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論