

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、數(shù)字電路的軟錯誤防護(hù)方法是超大規(guī)模集成電路(VLSI)研究的重要組成部分。隨著工藝尺寸不斷改進(jìn),急速下降的工作電壓使得節(jié)點(diǎn)的關(guān)鍵電荷也相應(yīng)減小,以及日益嚴(yán)重的工藝偏差,均導(dǎo)致軟錯誤率不斷升高。特別是在宇航環(huán)境下,高能粒子輻射引起的軟錯誤已經(jīng)成為影響芯片可靠性的首要因素。本文針對數(shù)字電路的軟錯誤防護(hù)方法進(jìn)行研究,全文主要內(nèi)容及創(chuàng)新之處如下:
(1)提出一種防護(hù)軟錯誤的DIL-SET時序單元,在晶體管級研究軟錯誤防護(hù)技術(shù)。DI
2、L-SET在單元內(nèi)部構(gòu)建雙模冗余的微結(jié)構(gòu),在輸出端使用C單元,可以有效提高內(nèi)部節(jié)點(diǎn)的關(guān)鍵電荷,增強(qiáng)DIL-SET的抗SEU能力。DIL-SET具有很好的功能擴(kuò)展特性,可以結(jié)合時差技術(shù)對SET進(jìn)行防護(hù)。文中的實(shí)驗(yàn)數(shù)據(jù)顯示,和TMR-Latch單元相比,DIL-SET在延遲開銷、面積開銷、軟錯誤防護(hù)性能等設(shè)計(jì)指標(biāo)上達(dá)到了很好的折中。
(2)提出了針對門級網(wǎng)表進(jìn)行部分加固的軟錯誤防護(hù)技術(shù),將門級網(wǎng)表中的時序單元替換為DIL-SE
3、T單元。首先,使用異步隨機(jī)復(fù)位的方式對電路注入軟錯誤。其次,精確計(jì)算每個標(biāo)準(zhǔn)單元的軟錯誤易感程度。最后,選擇合適的替換策略對門級電路進(jìn)行單元替換。本文討論了面積優(yōu)先的替換策略和速度優(yōu)先的替換策略,并給出了相關(guān)的實(shí)驗(yàn)數(shù)據(jù)。
(3)提出了容軟錯誤的BIST結(jié)構(gòu):FT-CBILBO。FT-CBILBO對掃描鏈結(jié)構(gòu)進(jìn)行功能復(fù)用,構(gòu)建雙模冗余的軟錯誤防護(hù)結(jié)構(gòu),有效針對SEU進(jìn)行軟錯誤阻塞,避免軟錯誤沿?cái)?shù)據(jù)通路傳播到下一級邏輯。由于對
4、MISR進(jìn)行了功能復(fù)用,有效降低了硬件開銷。本文對FT-CBILBO進(jìn)行了功能擴(kuò)展,相繼提出了SET-CBILBO、XOR-CBILBO、TMR-CBILBO結(jié)構(gòu)。
(4)提出了兩種不同的自恢復(fù)有限狀態(tài)機(jī)結(jié)構(gòu):CG-FSM和De-FSM。CG-FSM結(jié)構(gòu)在寄存器傳輸級設(shè)置硬件檢查點(diǎn),利用檢錯碼檢查瞬態(tài)故障的發(fā)生,利用硬件檢查點(diǎn)中的信息來執(zhí)行回卷操作,由于引入了門控時鐘的新技術(shù),相對于傳統(tǒng)的容錯結(jié)構(gòu),CG-FSM結(jié)構(gòu)在面積開
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 納米數(shù)字電路軟錯誤率分析關(guān)鍵技術(shù)研究.pdf
- FPGA軟錯誤防護(hù)方法研究.pdf
- 數(shù)字電路IP軟核行為級設(shè)計(jì)方法研究.pdf
- 數(shù)字集成電路的防護(hù)軟錯誤技術(shù)研究.pdf
- 數(shù)字電路驗(yàn)證方法
- 數(shù)字電路可進(jìn)化設(shè)計(jì)方法研究.pdf
- 數(shù)字電路在線故障檢測方法研究.pdf
- 數(shù)字電路老化失效預(yù)測與防護(hù)技術(shù)研究.pdf
- 數(shù)字電路抗老化方法研究.pdf
- 數(shù)字電路測試壓縮方法研究.pdf
- 高速數(shù)字電路的微波擾亂及電磁防護(hù).pdf
- 納米集成電路軟錯誤評估方法研究.pdf
- 晶體管級與邏輯級數(shù)字集成電路軟錯誤防護(hù)研究.pdf
- 數(shù)字電路仿生自修復(fù)方法研究.pdf
- 《數(shù)字電路》題庫
- 數(shù)字電路講解
- 數(shù)字電路分頻
- 數(shù)字電路習(xí)題
- 數(shù)字電路題庫
- CMOS數(shù)字電路的電路級抗輻射加固方法研究.pdf
評論
0/150
提交評論