基于FPGA的高速數(shù)據(jù)采集與存儲系統(tǒng)的實現(xiàn).pdf_第1頁
已閱讀1頁,還剩79頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、高速數(shù)據(jù)采集與存儲系統(tǒng)在現(xiàn)代信息處理系統(tǒng)中占據(jù)著舉足輕重的位置。在現(xiàn)代信息處理技術中,大部分都是通過數(shù)字電路構造的系統(tǒng)來完成信息的獲得、處理、控制和傳輸?shù)纫幌盗泄ぷ鳌5趯嶋H的工程應用中,待處理的信息通常是溫度、濕度、壓強和輻射等物理量,這些物理量需要通過各類專門的傳感器將其轉換成連續(xù)的模擬信號。而所謂的數(shù)據(jù)采集,就是指將這些連續(xù)的模擬信號轉換成數(shù)字系統(tǒng)能夠處理的數(shù)字信號。所以數(shù)據(jù)采集與數(shù)據(jù)存儲、傳輸一樣,都是處理數(shù)字信號之前十分重要的

2、步驟。數(shù)據(jù)采集的速度與精度、采集得到的數(shù)據(jù)存儲與傳輸?shù)乃俾手苯佑绊懼麄€處理系統(tǒng)的性能。
  本論文設計與實現(xiàn)的高速數(shù)據(jù)采集與存儲系統(tǒng)是通過高性能ADC芯片采樣得到高速率與高精度的采樣數(shù)據(jù),將這些數(shù)據(jù)用內存緩存并提前做一些處理,再經過計算機總線,將數(shù)據(jù)及時、高效地傳輸至計算機本地磁盤落盤,從而達到記錄工作數(shù)據(jù)以及方便使用者反復查看與分析數(shù)據(jù)的目的。在研究和了解了內存與總線技術的發(fā)展歷程和現(xiàn)狀之后,決定選用DDR3-SDRAM和PC

3、I Express(簡稱PCIe)來分別實現(xiàn)數(shù)據(jù)在本系統(tǒng)中的緩存與傳輸。本系統(tǒng)是基于 FPGA來進行設計與實現(xiàn)的,F(xiàn)PGA設計的靈活性和FPGA模塊化設計的特點大大縮短了系統(tǒng)的開發(fā)時間與成本,并使系統(tǒng)具備進一步擴展升級的可能??紤]到編程的難易度與代碼的通用性等方面,在設計時采用了Verilog HDL硬件描述語言分別對DDR3-SDRAM接口的讀寫狀態(tài)轉換、ADC芯片工作模式的控制、采集數(shù)據(jù)的預處理以及PCIe總線接口的數(shù)據(jù)流控制模塊進

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論