DSSS軟件收發(fā)信機的研究及FPGA實現(xiàn).pdf_第1頁
已閱讀1頁,還剩82頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、軟件無線電技術是當前無線通信領域迅速發(fā)展起來的前沿技術,由于軟件無線電技術具有模塊化、靈活性強以及擴展性好等優(yōu)點,因此它成為目前無線通信領域中新的研究熱點。軟件無線電技術可以應用在通用的硬件平臺上,可以通過軟件的方式加載不同的模塊而實現(xiàn)不同的功能。本文研究的重點便是以軟件無線電技術為依托,實現(xiàn)直接序列擴頻的軟件收發(fā)信機平臺。
   擴頻通信是當前信息領域中非常重要的一門技術,由于擴頻通信具有很強的抗干擾信、良好的保密性和功耗低等

2、特點,所以它成為一種被廣泛應用的通信技術。自從50年代后,擴頻通信技術雖然取得了很大的發(fā)展,但其只是停留在局部的部分。結合軟件無線電技術的擴頻通信迎來了有一次的應用領域上的機遇。
   在本文所設計的數(shù)字收發(fā)信機中主要的環(huán)節(jié)是偽碼同步,本文有詳細的對此進行研究。本文研究的重點放在碼同步部分上面,詳細闡述了碼同步技術中的兩個關鍵步驟:碼捕獲和碼跟蹤。根據(jù)碼捕獲技術在實際應用上遇到的問題,本文根據(jù)原有的理論基礎實現(xiàn)了一種新的捕獲方法

3、:基于相關器的分段相關求絕對值和的串行捕獲法;跟蹤采用的是延遲鎖定環(huán)的方法。
   本文是利用MATLAB仿真工具,對收發(fā)信機的各個部分進行建模仿真,證明所設計各個環(huán)路結構的可行性。然后利用QuartusⅡ開發(fā)軟件,編寫Verilog HDL代碼,對整個DSSS(Direct Sequence Spread Spectrum)軟件收發(fā)信機進行FPGA實現(xiàn),并利用SignaltapⅡ在線邏輯分析儀對所設計的系統(tǒng)進行硬件仿真和測試。

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論