

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領
文檔簡介
1、隨著電子技術的發(fā)展,數(shù)字系統(tǒng)正向高速化與小型化方向發(fā)展。高速化與小型化使PCB上的互連線和疊層設計對系統(tǒng)的電氣性能影響越來越突出,信號上升時間的加快與電路集成度的不斷提高導致PCB上出現(xiàn)反射、串擾、軌道塌陷及電磁干擾等信號完整性問題,從而造成信號失真、時序混亂、系統(tǒng)誤觸發(fā)及數(shù)據(jù)錯誤等嚴重后果。信號完整性問題已成為高速數(shù)字系統(tǒng)設計是否成功的關鍵問題之一。鑒于反射與串擾是信號完整性兩大主要因素,本論文研究以雙通道信號采集系統(tǒng)硬件設計為背景,
2、主要工作包括:
1)分析了高速PCB設計中信號的反射與串擾形成原因、影響反射與串擾的因素、減小反射過沖的端接策略、抑制串擾噪聲的方法及串擾的矩陣描述等,為雙通道信號采集系統(tǒng)PCB設計提供理論依據(jù)。
2)用建模和仿真的方式對不同的端接策略進行了分析,接收端的過沖幅值仿真結果分別如下:4.52V(無端接)、3.46V(源端串聯(lián)端接)、3.66V(終端上拉電阻端接)、3.37V(終端下拉電阻端接)、3.59V(終端
3、戴維寧端接)、3.51V(終端RC端接)。由仿真結果可以看到不同的端接策略對反射過沖有不同程度的抑制。
3)在雙通道信號采集系統(tǒng)設計中,通過對數(shù)據(jù)線網(wǎng)絡D2進行串擾仿真分析,可以看出減小耦合長度、增大線間距、減小走線到平面層的距離和凈化攻擊網(wǎng)絡都可以對串擾噪聲進行有效抑制。經(jīng)過分析,設計中采用增大線間距的方法來抑制受害網(wǎng)絡對其產(chǎn)生的串擾噪聲。
4)基于高速電路設計流程對雙通道信號采集系統(tǒng)PCB進行設計。通過對
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 高速PCB設計中串擾與反射的研究.pdf
- 高速電路中反射、串擾及SSN的分析與研究.pdf
- 如何控制高速電路pcb設計中的串擾問題
- 高速PCB板信號完整性仿真分析及應用.pdf
- 用于pcb品質(zhì)驗證的時域串擾測量法分析
- 高速PCB中SSN信號完整性分析與仿真.pdf
- 基于信號完整性分析的高速PCB仿真與設計.pdf
- PCB微帶線串擾的MRTD法研究.pdf
- 柔性直島橋互連結構反射-串擾分析及抑制方法研究.pdf
- 高速PCB信號完整性分析及應用.pdf
- 高速PCB信號完整性的研究與仿真.pdf
- GNSS-R反射信號特征分析及仿真.pdf
- 高速電路串擾工藝抑制方法及防護布線研究.pdf
- 高速電路電源完整性及串擾的研究.pdf
- 高速數(shù)字設計中的串擾研究.pdf
- 高速電路PCB的信號完整性和電源完整性仿真分析.pdf
- 高速無源電背板的串擾研究.pdf
- 高速PCB信號完整性設計與分析.pdf
- 高速PCB板的電磁兼容性設計及仿真分析.pdf
- 畢業(yè)論文--集成電路串擾問題的仿真分析
評論
0/150
提交評論